摘要: |
简要介绍了传统的继电保护装置数据采集的过程,通过分析FIFO(First inFirst out)和A/D的操作时序搭配,并合理设计CPLD(ComplexProgrammableLogicDevice),设计了一种A/D自动采样接口。CPU只要发出一个脉冲信号,该接口就能依次完成16路模拟通道切换、A/D转换、数据存储等控制,当一个采样周期的所有模拟通道数据转换完成后,及时向CPU发出中断请求,CPU即可从相应的FIFO读出所有通道数据。不仅减轻了CPU的任务,提高系统执行效率,还可简化软件编程,有助于 |
关键词: A/D自动采样 CPLD FIFO |
DOI: |
|
基金项目: |
|
|
|
() |
Abstract: |
|
Key words: |